硬件电路设计

SCH设计、PCB设计、FPGA设计、EMI及EMC设计。

运算放大器空闲门的处理

2005-6-30 赢泽 SCH设计

在将运算放大器作为比较器使用,可将四运算放大器芯片中未用到的一路用作比较器。但当您有一路空闲的运算放大器,但又不需要比较器时,应该如何处理呢? 如果运算放大器过驱动,输出级将会饱和到其中的一个电源轨,而且将消耗过多的电能。在未用运算放大器的许多常见配置中,都会导致过驱动。 如果所有端都空置,则存在着一定风险,杂散静电电场会引起输入超出电源轨,这可能会导致闭锁,甚至损坏整个芯片。即使没有发生闭锁,直流电场也可能引起放大器饱和,并造成功率浪费。另外,放大器可能会放大交流电场,而且如果存在过驱动的话,它本身的电源电流将受到大幅度的调制,并在片上其它放大器中引起串扰。 一些用户把一个...

阅读全文>>

标签: SCH设计

评论(0) 浏览(99)

常用电平标准——LVTTL、LVCMOS、LVDS等

2005-6-30 赢泽 电平接口

现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 TTL 全名:Transistor-Transistor Logic 三极管结构。 Vcc:5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。 因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉...

阅读全文>>

标签: SCH设计 电平接口

评论(0) 浏览(125)

TTL和CMOS电平

2005-6-30 赢泽 电平接口

TTL——Transistor-Transistor Logic  HTTL——High-speed TTL  LTTL——Low-power TTL  STTL——Schottky TTL  LSTTL——Low-power Schottky TTL  ASTTL——Advanced Schottky TTL  ALSTTL——Advanced Low-power Schottky TTL  FAST(F)——Fairchild Advanced schottky TTL ...

阅读全文>>

标签: SCH设计 电平接口

评论(0) 浏览(108)

设计高频PCB板时的注意事项

2005-6-29 赢泽 高频布线

1、如何选择PCB板材? 选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。 2、如何避免高频干扰? 避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(114)

高频电路用电路板设计技术探索

2005-6-29 赢泽 高频布线

设计高频电路用电路板有许多注意事项,尤其是GHz等级的高频电路,更需要注意各电子组件pad与印刷pattern的长度对电路特性所造成的影响。最近几年高频电路与数字电路共享相同电路板,构成所谓的混载电路系统似乎有增加的趋势,类似如此的设计经常会造成数字电路动作时,高频电路却发生动作不稳定等现象,其中原因之一是数字电路产生的噪讯,影响高频电路正常动作所致。为了避免上述问题除了设法分割两电路block之外,设计电路板之前充分检讨设计构想,才是根本应有的手法,基本上设计高频电路用电路板必需掌握下列三大原则: 1.高质感。 2.不可取巧。 3.不可仓促抢时间。 ...

阅读全文>>

标签: PCB设计 布线策略

评论(0) 浏览(117)

高速板4层以上布线总结

2005-6-29 赢泽 高频布线

1、3点以上连线,尽量让线依次通过各点,便于测试,线长尽量短,如下图(按前一种): 2、引脚之间尽量不要放线,特别是集成电路引脚之间和周围。 3、不同层之间的线尽量不要平行,以免形成实际上的电容。 4、布线尽量是直线,或45度折线,避免产生电磁辐射。 5、地线、电源线至少10-15mil以上(对逻辑电路)。 6、尽量让铺地多义线连在一起,增大接地面积。线与线之间尽量整齐。 7、注意元件排放均匀,以便安装、插件、焊接操作。文字排放在当前字符层,位置合理,注意朝向,避免被遮挡,便于生产。 8、元件排放多考虑结构,贴片元件有正负极应在封装和最后标明,避免空间冲突。 9、目前印制板可作...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(112)

高速PCB设计心得

2005-6-29 赢泽 高频布线

随着PCB 系统的向着高密度和高速度的趋势不断的发展,电源的完整性问题,信号的完整性问题(SI),以及EMI,EMC 的问题越来越突出,严重的影响了系统的性能甚至功能的实现。所谓高速并没有确切的定义,当然并不单单指时钟的速度,还包括数字系统上升沿及下降沿的跳变的速度,跳变的速度越快,上升和下降的时间越短,信号的高次谐波分量越丰富,当然就越容易引起SI,EMC,EMI 的问题。本文根据以往的一些经验在以下几个方面对高速PCB 的设计提出一些看法,希望对各位同事能有所帮助。 电源在系统设计中的重要性  不同传输线路的设计规则 电磁干扰的产生以及避免措施 二:电源的完整...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(121)

高频电路设计时非常有用的准则

2005-6-29 赢泽 高频布线

如果信号的频率超过了300MHz (在数字电路中)和100MHz (在模拟电路中) ,就被认为是高频信号。在此频率工作时,印制电路板上很短的导线也被看作是传输线。 导线或印制电路板达到以下长度"I" (以米为单位)时,则被看作是传输线式中,fupper 为信号的最高频率( MHz) 。I>3MHz:f 这样的传输线具有一定的阻抗,叫做"波阻抗"。宽导线比窄导线的波阻抗要小,同样,离地较近的导线比离地较远的导线波阻抗小。如果传输线的波阻抗与电源和/或负载的波阻抗不匹配,就会产生反射。反射会引起带宽的减小和脉冲上升时间、下降时间的增加。所以,对于高频脉冲信号电路,一定要准确设计印制电...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(97)

高速印制电路板的设计及布线要点

2005-6-29 赢泽 高频布线

摘要 主要讨论了高速电路板的典型结构和设计的布线要点,为设计者提供了一套实用的参考资料,使设计满足实际生产工艺要求。 1 引言      无线网络、卫星通讯的日益发展,信息产品走向高速与高频化, 电子设备的设计趋势也向高频化发展,卫星系统、移动电话接收基站等通信产品都必须用到高频PCB来支撑整个设备系统。怎样利用PCB的布线来保证整个高频系统实施是设计关键。目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz。当系统工作在50MHz时,将产生传输线效应和信号完整性问题,当系统工作时钟达到120MHz时,除非使...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(111)

高速PCB设计指南之八

2005-6-29 赢泽 高频布线

第一篇 掌握IC封装的特性以达到最佳EMI抑制性能 将去耦电容直接放在IC封装内可以有效控制EMI并提高信号的完整性,本文从IC内部封装入手,分析EMI的来源、IC封装在EMI控制中的作用,进而提出11个有效控制EMI的设计规则,包括封装选择、引脚结构考虑、输出驱动器以及去耦电容的设计方法等,有助于设计工程师在新的设计中选择最合适的集成电路芯片,以达到最佳EMI抑制的性能。 现有的系统级EMI控制技术包括: (1) 电路封闭在一个Faraday盒中(注意包含电路的机械封装应该密封)来实现EMI屏蔽; (2) 电路板或者系统的I/O端口上采取滤波和衰减技术来实现EMI控制; (3)...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(106)

高速PCB设计指南之七

2005-6-29 赢泽 高频布线

第一篇 PCB基本概念 1、"层(Layer) "的概念 与字处理或其它许多软件中为实现图、文、色彩等的嵌套与合成而引入的"层"的概念有所同,Protel的"层"不是虚拟的,而是印刷板材料本身实实在在的各铜箔层。现今,由于电子线路的元件密集安装。防干扰和布线等特殊要求,一些较新的电子产品中所用的印刷板不仅有上下两面供走线,在板的中间还设有能被特殊加工的夹层铜箔,例如,现在的计算机主板所用的印板材料多在4层以上。这些层因加工相对较难而大多用于设置走线较为简单的电源布线层(如软件中的Ground Dever和Power Dever),并常用大面积填充的办法来布线(如软件中的ExternaI...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(101)

高速PCB设计指南之六

2005-6-29 赢泽 高频布线

第一篇  混合信号电路板的设计准则      模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假”。在数字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应,例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和回铃反射现象。      对于现代板极设计来说,混合信号PCB的概念比较模糊,这是因为即使在纯粹的“数...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(106)

高速PCB设计指南之五

2005-6-29 赢泽 高频布线

第一篇 DSP系统的降噪技术 随着高速DSP(数字信号处理器)和外设的出现,新产品设计人员面临着电磁干扰(EMI)日益严重的威胁。早期,把发射和干扰问题称之为EMI或RFI(射频干扰)。现在用更确定的词“干扰兼容性”替代。电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,但也要使干扰减少到最小。如果一个DSP系统符合下面三个条件,则该系统是电磁兼容的。 1. 对其它系统不产生干扰。 2. 对其它系统的发射不敏感。  3. 对系统本身不产生干扰。   干扰定义  当干...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(94)

高速PCB设计指南之四

2005-6-29 赢泽 高频布线

第一篇  印制电路板的可靠性设计 目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法。  一、 地线设计  在电子设备中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。在地线设计中应注意...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(109)

高速PCB设计指南之三

2005-6-29 赢泽 高频布线

第一篇   改进电路设计规程提高可测试性     随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘间距缩小到0.5mm,这些仅是其中的两个例子。电子元件的布线设计方式,对以后制作流程中的测试能否很好进行,影响越来越大。下面介绍几种重要规则及实用提示。    通过遵守一定的规程(DFT-Design for Testability,可测试的设计),可以大大减少生产测试的准备和实施费用。这些规程已经过多年发展,当然,若采用新的生产技术和元件技术,它...

阅读全文>>

标签: PCB设计 高频布线

评论(0) 浏览(98)