2010-3-20 赢泽
于博士专栏
所谓“地弹”,是指芯片内部“地”电平相对于电路板“地”电平的变化现象。以电路板“地”为参考,就像是芯片内部的“地”电平不断的跳动,因此形象的称之为地弹(ground bounce)。当器件输出端有一个状态跳变到另一个状态时,地弹现象会导致器件逻辑输入端产生毛刺。
那么“地弹”是如何产生的呢?
首先我们要明白,对于任何封装的芯片,其引脚会存在电感电容等寄生参数。而地弹正是由于引脚上的电感引起的。
我们...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(114)
2010-3-19 赢泽
于博士专栏
电容的去耦时间
在电源完整性设计一文中,推荐了一种基于目标阻抗(target impedance)的去耦电容设计方法。在这种方法中,从频域的角度说明了电容选择方法。把瞬态电流看成阶跃信号,因而有很宽的频谱,去耦电容必须在这个很宽的频谱内使电源系统阻抗低于目标阻抗(target impedance)。电容的选择是分频段设计的,每一种容值的电容负责一段频谱范围,超出这个范围的,由其他电容负责构成低阻抗路径。
有些人可能对这种频域方法有些困惑,本文从另外一个更直观的角度来说明去耦电容的这种特性,即电容的去耦时间。
构成电源系统的两个重要部分:稳压电源、去耦电容。首先说说稳压电源...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(94)
2010-3-19 赢泽
于博士专栏
结束语
电源系统去耦设计要把引脚去耦和电源平面去耦结合使用已达到最优设计。时钟、PLL、DLL等去耦设计要使用引脚去耦,必要时还要加滤波网络,模拟电源部分还要使用磁珠等进行滤波。针对具体应用选择退耦电容的方法也很流行,如在电路板上发现某个频率的干扰较大,就要专门针对这一频率选择合适的电容,改进系统设计。总之,电源系统的设计和具体应用密切相关,不存在放之四海皆准的具体方案。关键是掌握基本的设计方法,具体情况具体分析,才能很好的解决电源去耦问题。
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(97)
2010-3-19 赢泽
于博士专栏
电容的安装方法
电容的摆放
对于电容的安装,首先要提到的就是安装距离。容值最小的电容,有最高的谐振频率,去耦半径最小,因此放在最靠近芯片的位置。容值稍大些的可以距离稍远,最外层放置容值最大的。但是,所有对该芯片去耦的电容都尽量靠近芯片。下面的图14就是一个摆放位置的例子。本例中的电容等级大致遵循10倍等级关系。
图14 电容摆放位置示例
还有一点要注意,在放置时,最好均匀分布在芯片的四周,对每一个容值等级都要这样。通常芯片在设计的时候就考虑到了电源和地引脚的排列位置,一般都是均匀分布在芯片的四个边上的。因此,电压扰动在芯片的四周都存在,去耦也必须对整个芯片所在区域均...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(98)
2010-3-19 赢泽
于博士专栏
电容的去耦半径
电容去耦的一个重要问题是电容的去耦半径。大多数资料中都会提到电容摆放要尽量靠近芯片,多数资料都是从减小回路电感的角度来谈这个摆放距离问题。确实,减小电感是一个重要原因,但是还有一个重要的原因大多数资料都没有提及,那就是电容去耦半径问题。如果电容摆放离芯片过远,超出了它的去耦半径,电容将失去它的去耦的作用。
理解去耦半径最好的办法就是考察噪声源和电容补偿电流之间的相位关系。当芯片对电流的需求发生变化时,会在电源平面的一个很小的局部区域内产生电压扰动,电容要补偿这一电流(或电压),就必须先感知到这个电压扰动。信号在介质中传播需要一定的时间,因此从发生局部电压扰动到电容感知到...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(93)
2010-3-19 赢泽
于博士专栏
怎样合理选择电容组合
前面我们提到过,瞬态电流的变化相当于阶跃信号,具有很宽的频谱。因而,要对这一电流需求补偿,就必须在很宽的频率范围内提供足够低的电源阻抗。但是,不同电容的有效频率范围不同,这和电容的谐振频率有关(严格来说应该是安装后的谐振频率),有效频率范围(电容能提供足够低阻抗的频率范围)是谐振点附近一小段频率。因此要在很宽的频率范围内提供足够低的电源阻抗,就需要很多不同电容的组合。
你可能会说,只用一个容值,只要并联电容数量足够多,也能达到同样低的阻抗。的确如此,但是在实际应用中你可以算一下,多数时候,所需要的电容数量很大。真要这样做的话,可能你的电路板上密密麻麻的全是电容。既...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(98)
2010-3-19 赢泽
于博士专栏
SR对反谐振(Anti-Resonance)的影响
Anti-Resonance 给电源去耦带来麻烦,但幸运的是,实际情况不会像图12显示的那么糟糕。
实际电容除了LC之外,还存在等效串联电阻ESR。
因此,反谐振点处的阻抗也不会是无限大的。实际上,可以通过计算得到反谐振点处的阻抗为
现代工艺生产的贴片电容,等效串联阻抗很低,因此就有办法控制电容并联去耦时反谐振点处的阻抗。
等效串联电阻ESR使整个电源分配系统的阻抗特性趋于平坦。
其中,X为反谐振点处单个电容的阻抗虚部(均相等)。
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(105)
2010-3-19 赢泽
于博士专栏
不同容值电容的并联与反谐振(Anti-Resonance)
容值不同的电容具有不同的谐振点。图11画出了两个电容阻抗随频率变化的曲线。
图11 两个不同电容的阻抗曲线
左边谐振点之前,两个电容都呈容性,右边谐振点后,两个电容都呈感性。在两个谐振点之间,阻抗曲线交叉,在交叉点处,左边曲线代表的电容呈感性,而右边曲线代表的电容呈容性,此时相当于LC并联电路。对于LC并联电路来说,当L和C上的电抗相等时,发生并联谐振。因此,两条曲线的交叉点处会发生并联谐振,这就是反谐振效应,该频率点为反谐振点。
图12 不同容值电容并联后阻抗曲线
两个容值不同的电容并联...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(97)
2010-3-19 赢泽
于博士专栏
相同容值电容的并联
使用很多电容并联能有效地减小阻抗。63个0.0316 uF的小电容(每个电容ESL为1 nH)并联的效果相当于一个具有0.159 nH ESL的1.9908 uF电容。
图10 多个等值电容并联
单个电容及并联电容的阻抗特性如图10所示。并联后仍有相同的谐振频率,但是并联电容在每一个频率点上的阻抗都小于单个电容。
但是,从图中我们看到,阻抗曲线呈V字型,随着频率偏离谐振点,其阻抗仍然上升的很快。要在很宽的频率范围内满足目标阻抗要求,需要并联大量的同值电容。这不是一种好的方法,造成极大地浪费。有些人喜欢在电路板上放置很多0.1uF电容,如果你设...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(96)
2010-3-19 赢泽
于博士专栏
有两种方法确定所需的电容量。第一种方法利用电源驱动的负载计算电容量。这种方法没有考虑ESL及ESR的影响,因此很不精确,但是对理解电容量的选择有好处。第二种方法就是利用目标阻抗(Target Impedance)来计算总电容量,这是业界通用的方法,得到了广泛验证。你可以先用这种方法来计算,然后做局部微调,能达到很好的效果,如何进行局部微调,是一个更高级的话题。下面分别介绍两种方法。
方法一:利用电源驱动的负载计算电容量
设负载(容性)为30pF,要在2ns内从0V驱动到3.3V,瞬态电流为:
(公式5)
如果共有36个...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(89)
2010-3-19 赢泽
于博士专栏
著名的Target Impedance(目标阻抗)
目标阻抗(Target Impedance)定义为:
(公式4)
其中: 为要进行去耦的电源电压等级,常见的有5V、3.3V、1.8V、1.26V、1.2V等。 为允许的电压波动,在电源噪声余量一节中我们已经阐述过了,典型值为2.5%。 为负载芯片的最大瞬态电流变化量。
该定义可解释为:能满足负载最大瞬态电流供应,且电压变化不超过...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(108)
2010-3-19 赢泽
于博士专栏
从电源系统的角度进行去耦设计
先插一句题外话,很多人在看资料时会有这样的困惑,有的资料上说要对每个电源引脚加去耦电容,而另一些资料并不是按照每个电源引脚都加去偶电容来设计的,只是说在芯片周围放置多少电容,然后怎么放置,怎么打孔等等。那么到底哪种说法及做法正确呢?我在刚接触电路设计的时候也有这样的困惑。其实,两种方法都是正确的,只不过处理问题的角度不同。看过本文后,你就彻底明白了。
上一节讲了对引脚去耦的方法,这一节就来讲讲另一种方法,从电源系统的角度进行去耦设计。该方法本着这样一个原则:在感兴趣的频率范围内,使整个电源分配系统阻抗最低。其方法仍然是使用去耦电容。
电源去耦涉及...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(85)
2010-3-19 赢泽
于博士专栏
局部去耦设计方法
我们从一个典型逻辑电路入手,讨论局部退耦设计方法。图7是典型的非门(NOT GATE)电路。当输入(Input)低电平时,Q1打开,拉低Q2的基极,因此Q4的基极被拉低,Q3打开,输出(Output)高电平。
图7 非门内部逻辑
实际电路设计中,器件之间相互连接构成完整系统,因此器件之间必然存在相互影响。作为例子,我们级联两个非门,如图8所示,看看两个器件之间怎样相互影响。理想的情况应该是:第一个非门输入逻辑低电平(逻辑0),其输出为高电平,第二个非门输入为第一个的输出,也为高电平,因此第二个非门输出低电平。
为保证逻辑电路能正常工作,表征电路逻辑状态的电...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(94)
2010-3-19 赢泽
于博士专栏
电容的安装谐振频率
上一节介绍的是电容自身的参数,当电容安装到电路板上后,还会引入额外的寄生参数,从而引起谐振频率的偏移。充分理解电容的自谐振频率和安装谐振频率非常重要,在计算系统参数时,实际使用的是安装谐振频率,而不是自谐振频率,因为我们关注的是电容安装到电路板上之后的表现。
电容在电路板上的安装通常包括一小段从焊盘拉出的引出线,两个或更多的过孔。我们知道,不论引线还是过孔都存在寄生电感。寄生电感是我们主要关注的重要参数,因为它对电容的特性影响最大。电容安装后,可以对其周围一小片区域有效去耦,这涉及到去耦半径问题,本文后面还要详细讲述。现在我们考察这样一种情况,电容要对距离它2厘米处...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(81)
2010-3-18 赢泽
于博士专栏
正确使用电容进行电源退耦,必须了解实际电容的频率特性。理想电容器在实际中是不存在的,这就是为什么经常听到“电容不仅仅是电容”的原因。
实际的电容器总会存在一些寄生参数,这些寄生参数在低频时表现不明显,但是高频情况下,其重要性可能会超过容值本身。图4是实际电容器的SPICE模型,图中,ESR代表等效串联电阻,ESL代表等效串联电感或寄生电感,C为理想电容。
 ...
阅读全文>>
标签: 于博士专栏 电源完整性
评论(0)
浏览(117)